12 dec 2019 Designing with an ARM-based SoC In deze training leert u een ARM® Cortex®-A9 Hard Processor System (HPS) te integreren in uw Cyclone® V, Arria® V, & Arria 10 SoCs. Inschrijven
13 jan 2020 Introductie tot VHDL Deze training biedt een degelijke basis voor het gebruik van VHDL i.v.m. het ontwerp van complexe digitale ontwerpen. Inschrijven
14 jan 2020 Geavanceerde VHDL Ontwerptechnieken Tijdens de training wordt de basiskennis opgefrist en zullen nieuwe aspecten van VHDL aan de orde komen. Inschrijven
15 jan 2020 Intel® Quartus® Prime Software: Foundation De cursist leert hoe m.b.v. de Intel® Quartus® Prime software een FPGA of CPLD ontwerp kan worden ontwikkeld. Inschrijven
16 jan 2020 Introductie tot de Platform Designer Systeemintegratie Tool (Qsys) Deze training leert u hoe u snel designs maakt voor Intel® FPGA's met gebruik van Platform Designer system integration tool (voorheen bekend als Qsys). Inschrijven
20 jan 2020 t/m 21 jan 2020 Ontwerpen met de Nios® II processor Deze training leert u een Nios® II 32-bit microprocessor soft core te integreren in uw FPGA design. Inschrijven
22 jan 2020 Intel® Quartus® Prime Software: Timing Analysis with Timing Analyzer Tijdens deze training leert u een design te begrenzen en te analyseren voor timing m.b.v. de timing analyzer in de Intel® Quartus® Prime Software. Inschrijven
03 feb 2020 Introductie tot VHDL Deze training biedt een degelijke basis voor het gebruik van VHDL i.v.m. het ontwerp van complexe digitale ontwerpen. Inschrijven
04 feb 2020 Geavanceerde VHDL Ontwerptechnieken Tijdens de training wordt de basiskennis opgefrist en zullen nieuwe aspecten van VHDL aan de orde komen. Inschrijven
05 feb 2020 Intel® Quartus® Prime Software: Foundation De cursist leert hoe m.b.v. de Intel® Quartus® Prime software een FPGA of CPLD ontwerp kan worden ontwikkeld. Inschrijven
06 feb 2020 Introductie tot de Platform Designer Systeemintegratie Tool (Qsys) Deze training leert u hoe u snel designs maakt voor Intel® FPGA's met gebruik van Platform Designer system integration tool (voorheen bekend als Qsys). Inschrijven
11 feb 2020 t/m 12 feb 2020 Ontwerpen met de Nios® II processor Deze training leert u een Nios® II 32-bit microprocessor soft core te integreren in uw FPGA design. Inschrijven
13 feb 2020 Intel® Quartus® Prime Software: Timing Analysis with Timing Analyzer Tijdens deze training leert u een design te begrenzen en te analyseren voor timing m.b.v. de timing analyzer in de Intel® Quartus® Prime Software. Inschrijven
09 mrt 2020 Introductie tot VHDL Deze training biedt een degelijke basis voor het gebruik van VHDL i.v.m. het ontwerp van complexe digitale ontwerpen. Inschrijven
10 mrt 2020 Geavanceerde VHDL Ontwerptechnieken Tijdens de training wordt de basiskennis opgefrist en zullen nieuwe aspecten van VHDL aan de orde komen. Inschrijven
11 mrt 2020 Intel® Quartus® Prime Software: Foundation De cursist leert hoe m.b.v. de Intel® Quartus® Prime software een FPGA of CPLD ontwerp kan worden ontwikkeld. Inschrijven
12 mrt 2020 Introductie tot de Platform Designer Systeemintegratie Tool (Qsys) Deze training leert u hoe u snel designs maakt voor Intel® FPGA's met gebruik van Platform Designer system integration tool (voorheen bekend als Qsys). Inschrijven
23 mrt 2020 t/m 24 mrt 2020 Ontwerpen met de Nios® II processor Deze training leert u een Nios® II 32-bit microprocessor soft core te integreren in uw FPGA design. Inschrijven
25 mrt 2020 Intel® Quartus® Prime Software: Timing Analysis with Timing Analyzer Tijdens deze training leert u een design te begrenzen en te analyseren voor timing m.b.v. de timing analyzer in de Intel® Quartus® Prime Software. Inschrijven